CPU的数据总线和二级高速缓存、内存和总线扩展槽之间的数据交换的时钟频率完全一致
解决CPU与主内存之间的速度匹配的主要方法是在CPU与DRAM间加上二级高速缓存[L2Cache]
内存总线速度也称为系统总线速度,一般与CPU的()相等。
高速缓存器Cache介于CPU与主存之间,用于解决内存与外存的速度匹配问题,以提高存储速度。
Cache是CPU和内存之间存取信息的桥梁,它的速度是DRAM的()倍左右。
微型计算机配置高速缓冲存储器是为了解决CPU和内存储器之间速度不匹配问题。
内存条的存取速度(存储周期)是指两次独立的存取操作之间所需的最短时间,又称为存储周期,半导体存储器的存取周期时间单位一般是毫秒级。
()存储器位于内存与CPU之间,一般用来解决存取速度与存储容量之间的矛盾,可提高整个系统的运行速度。
下列不能缩小内存与CPU之间速度差异的是()
多个CPU各CPU之间共享内存和总线的技术称为()技术。
内存越大,机器性能越好,内存速度应与主板、总线速度匹配。
当前主板上常用的总线是AGP总线。AGP总线专门用于(),是它与内存之间提供一种更快更直接的接口。
为解决CPU和内存之间的速度匹配问题,通常采用的办法是在CPU和内存之间增设一个()。
高速缓存是为了提高CPU与内存之间数据交换的速度为设计的。
在CPU和内存之间是通过()来解决速度不匹配的问题。
为解决内存于CPU之间速度不匹配的问题而配置的存储设备是()
为了有效地解决CPU和内存储器之间读取数据速度冲突的问题,在微型计算机中采用的有效技术方案是( )。
()位于CPU与内存之间,速度与CPU匹配。
配置高速缓冲存储器(Cache)是为了解决______。A.内存与辅助存储器之间速度不匹配问题B.CPU与辅助
配置高速缓冲存储器是为了解决()。 (A)内存与辅助存储器之间速度不匹配问题 (B)CPU与辅助存储器之间速度
为解决cpu和内存之间的速度匹配问题,通常采用的办法是在cpu和内存之间增设一个()。
配置高速缓冲存储器(Cache)是为了解决()。A.内存与辅助存储器之间速度不匹配问题B.CPU与辅助存储
在数据通信中,计算机内存储器比外存储器的运行速度快。()