对照真值表,说明正逻辑与门和负逻辑或门的功能是相同的。
逻辑电路中的“与门”和“或门”是相对的。即正“与门”就是负“或门”,正“或门”就是负“与门”。
在与门的几个输入端中,只要有一个是高电平,其输出就是高电平。
由或门的真值表可知,当输入端状态分别为:1、0、0、1时,输出应为:()。
与门有一个多余输入端,则该输入端()。
一与门、一或门的一个输入端接低电平0,则其各自的输出为()
在正逻辑系统中,若要求“或门电路输出端为低电平,其输入端()。
TTL逻辑或门在使用时,如果有多余的输入端不用,下列接法正确的是()。
在实际电路中,与门、与非门的多余输入端口最好都接高电平,以免干扰信号窜入电路。
多输入端或非门中没有用到的输入端口最好接高电平,以免干扰信号窜入电路。
集成门电路使用中,对于与非门及与门,多余输出端应接低电平,对于或非门及或门,多余输入端应接高电平。
CMOS电路的多余输入端绝对不能悬空,对于与非和与门的多余输入端应接到()或()电平
要使或门输出恒为1,可将或门的一个输入端 。
TTL门电路中,为了防止干扰,通常把悬空的输入端接入低电平
TTL与非门电路的多余输入端 悬空,CMOS与非门电路的多余输入端 悬空,通常CMOS门电路的工作速度比TTL门电路 ,CMOS门电路的功耗比TTL的功耗 。
2、若将一个TTL异或门当做反相器使用,则异或门的A和B输入端应:()。
门电路的输入与输出间都有一定的逻辑关系,基本的逻辑门有与门、或门和()三种。
在图P5.22电路中已知输入信号0的电压波形如图所示,试画出与之对应的输出电压V<sub>0</sub>的波形。初始状态为Q=0。(提示:应考虑触发器和异或门的传输延迟时间。)
异或门电路当两个输入端一个为0,另一个为1时,输出为1。()
普通TTL门的多余输入端可以直接相连实现“线与”功能()
二极管与门电路中输入端均为高电平时输出为()
逻辑电路中的“与门”,“正或门”就“负与门。”()()
13、把与门的所有输入端连接在一起,把或门的所有输入端也连接在一起,所得到的两个门电路的输入、输出关系是一样的。
6、CMOS集成门电路的多余输入端不能悬空,与门和与非门的多余输入端应将其接至()。