8086CPU响应硬中断NMI和INTR时,相同的条件是()。
当CPU响应一次中断时,应将()和()和()保存入栈。
描述CPU每秒脉冲次数的是()。
为了匹配外设与CPU之间的速度,为了减少中断次数及CPU中断处理时间,同时也为了解决DMA或通道方式的瓶颈问题,在设备管理中引入了()。
比较8086CPU子程序调用和执行中断服务操作的异同。
S7-200CPU的控制程序由主程序、()和中断程序组成。
嵌入式系统中采用中断方式实现输入/输出的主要原因是(1)。在中断时,CPU断点信息一般保存到(2)中。空白(1)处应选择()
假设CPU的时钟频率为2.0GHz,平均执行一条指令需2个时钟周期,则CPU每秒执行的指令数为()。
在一个由CPU和外部设备组成的系统中,以下关于中断的定义中正确的是:()
CPU响应中断后将()寄存器入栈保存,然后自动将()标志和()标志复位。若要实现中断嵌套,必须在中断服务子程序中执行一条()指令。
()是表示屏幕的图像每秒重复描绘多少次,也就是指每秒屏幕刷新的次数
中断实现了硬件设备按需获得处理器关注的机制,与查询方式相比可以大大节省CPU资源的开销。()
CPU和外设之间的数据传送方式主要有查询方式和中断方式,两者相比后者的效率更高。
嵌入式系统中采用中断方式实现输入/输出的主要原因是(1)。在中断时,CPU断点信息一般保存到(2)中。空白(2)处应选择()
考察和关注国际战略环境需要从那几方面入手?
考察一国的经济时,宏观经济学家主要关注指标有()
在中断响应阶段CPU一定要做如下2件工作保护断点和给出中断服务程序入口地址。( )
在中断响应阶段,CPU一定要做如下两项工作:保护断点和给出中断服务程序入口地址。
如果电磁阀快速地被通电和断电,但没有设置每秒钟循环次数,那么其通电时间被称为什么?()
引入缓冲区的目的有①()②提高CPU与I/O设备之间的并行性。③减少对CPU的中断次数,放宽CPU对中断响应时间的要求
AT89S51单片机中,如CPU能响应外部中断INT1和定时器T1的中断,则对应的中断入口地址分别为()和()。
交流电频率指每秒钟变化的次数,单位是赫兹,用Hz表示,我国和世界上大多数国家电力工业的标准频率是()Hz。
嵌入式系统中采用中断方式实现输入输出的主要原因是(请作答此空)。在中断时,CPU断点信息一般保存到()中。
综合应用:假定某计算机的 CPU 主频为 80MHz , CPI 为 4 ,平均每条指令访存 1.5 次,主存与 Cache 之间交换的块大小为 16B , Cache 的命中率为 99% ,存储器总线宽带为 32 位。请回答下列问题。 1 ) 该计算机的 MIPS 数是多少?平均每秒 Cache 缺失的次数是多少?在不考虑 DMA 传送的情况下,主存带宽至少达到多少才能满足 CPU 的访存要求? 2 ) 假定在 Cache 缺失的情况下访问主存时,存在 0.0005% 的缺页率,则 CPU 平均每秒产生多少次缺页异常?若页面大小为 4KB ,每次缺页都需要访问磁盘,访问磁盘时 DMA 传送采用周期挪用方式,磁盘 I/O 接口的数据缓冲寄存器为 32 位,则磁盘 I/O 接口平均每秒发出的 DMA 请求次数至少是多少? 3 ) CPU 和 DMA 控制器同时要求使用存储器总线时, 哪个优先级更高? 为什么? 4 ) 为了提高性能, 主存采用 4 体低位交叉存储模式, 工作时每 1/4 个存储周期启动一个体。若每个体的存储周期为 50ns ,则该主存能提供的最大带宽是多少?