某流水线浮点加法器分为五级,若每一级所需要的时间分别是6ns、7ns、8ns、9ns和6ns,则此流水线的最大加速比为(1)。若每一级的时间均为7ns,则最大加速比为(2)。空白(2)处应选择()
一个标明为70ns的内存芯片要用70ns才能读或写该存储单元一个字节的数据。
()设置项的作用是设置SDRAM行选通到列选通的延迟时间(以时钟周期T为单位)
总延迟时间是评价内存性能高低的重要数值。某PC100,内存的存取时间为7ns,设定CASlatency为2,试计算这它的总延迟时间是《27》ns
缓存芯片是指在硬盘内部的高速缓冲存储器。这就是我们经常说的缓存,其实就和内存条上的内存颗粒一样,是一片SDRAM。
对于(Hyundai)PC-100 SDRAM,它的芯片上所刻的-10代表了其运行的时钟周期为()ns。
某流水线浮点加法器分为五级,若每一级所需要的时间分别是6ns、7ns、8ns、9ns和6ns,则此流水线的最大加速比为(1)。若每一级的时间均为7ns,则最大加速比为(2)。空白(1)处应选择()
SDRAM的存取速度比DDR SDRAM的存取速度要快2倍。
总延迟时间是评价内存性能高低的重要数值。某PC100内存的存取时间为7ns,设定CASLatency为2,试计算它的总延迟时间是()ns。
目前市场中主要有的内存类型有SDRAM、DDRSDRAM和()三种。
内存条上标有-6.-7.-8等字样,表示的是存取速度,用ns(纳秒.表示,该数值越小,说明内存速度()。
容量为128KB的8路组相联Cache命中时间为1.14ns,失效率为0.6%,失效开销为50ns,则其平均访存时间为()。
内存的存取时间单位一般是ns,与磁盘的存取时间在同一个数量级。
设有一个四体低位交叉的存储器,每个体的容量为256K×64位,存取周期为200 ns。则数据总线的宽度为________位,总线传送周期的最大值是________ns。CPU连续读4个字所需的最多时间是________ns。
若主存读写时间为30ns,高速缓存的读写时间为3ns,平均读写时间为3.27ns,则该高速缓存的命中率为()%。
一个全相联cache有6块,每块有8个字。主存容量为216个字,cache开始为空,cache存取时间为40ns.主存与cache间传送8个字需1μs.
一个四体并行交叉存储器,每个模块容量是64K x 32位,存取周期为200ns。在一个存取周期中,存储器能向CPU提供()位二进制信息。
DDR SDRAM 是目前常用的双数据率同步动态随机存储器的简称。()
SDRAM同步动态随机存取存储器,同步是指Memory工作需要同步时钟,内部的命令的发送与数据的传输都以它为基准,下面那种主板使用的是SDRAM内存()。
假定某计算机系统配置的主存容量为1GB,当采用页式虚拟存储管理时提供给用户使用的逻辑地址空间为4GB,页面大小为4KB。访问主存的时间为200ns,访问高速缓存的时间为40ns,查快表的命中率为90%,试问:(1)画出该系统的逻辑地址空间结构示意图;(2)用户作业最多可以有多少页?(3)主存空间一共被划分成多少块?(4)计算按相对地址转换成绝对地址进行存取的平均时间是多少?
假定用作cache的SRAM的存取时间为1.5ns,用作主存的DRAM存储器的存取时间为30ns。为使平均存取时间达到2ns,则cache命中率应为(%)左右。(保留两位小数)
102、采用八体并行低位交叉存储器,设每个体的存储容量为32K*16位,存取周期为400ns,在下列说法中正确的是___
1、一个4体并行低位交叉存储器,每个模块的容量是64K×32位,存取周期为200ns,假定四个存储可以连续访问,以下说法中,()是正确的。(单选)
假设一个分页存储系统具有快表,多数活动页表项都可以存在其中。如果页表放在内存中,内存访问时间是1ms,快表的访问时间为0.1ms。若快表命中率是85%,则有效存取时间为多少?若快表的命中率为50%,那么有效存取时间为多少?