ZXMSG 9000设备的CLKG单板可以输出()、8K、32M、64M、PP2S五种时钟。
一对CLKG单板只能对外提供()组系统时钟。当BSC网元的子系统数目超过此限制后,需要配置时钟分发单板()。
下列哪个按键不属于时钟产生板CLKG(CLKG)的面板按键:()。
根据《SDH本地网光缆传输工程设计规范》,SDH系统的同步信号的来源有: 1、本地网中已建立大楼综合供给系统(BITS)的,新建的SDH传输系统应从BITS直接引入时钟同步信息 2、本地网中没能BITS的,可从当地已经同步的于基准时钟且满足于G、812要求的交换机提取时钟同步信息。
CLKG板的时钟输入有从SPB板提取时钟信号和BITS时钟这两种方式。
RNC(V3)上的CLKG单板必须通过()接口提取时钟基准,经过板内同步后,驱动多路定时基准信号给各个机框框使用。
大楼综合定时供给系统(BITS)的定时基准有()传输方式
中兴软交换系统中,当CLKG时钟板处于正常工作状态时,其工作状态应该是()
时钟同步基准来自Iu口的线路时钟或者GPS/BITS时钟,采用()方式。
CLKG板的时钟基准来自于()或()
SHLR的CLKG板的时钟输入有从SPB板提取时钟信号和BITS时钟两种方式
BITS时钟是指().
关于NE80E的BITS时钟输入,正确的是:()
ZXSM-150/600/2500设备设置有()个标准的BITS时钟输入接口。
从CLKG后插板出线缆连接到()单板上,完成时钟信号对于各个机框的输出.
128模块中时钟框可以从BITS或上级局提取的时钟源包括()。
当MSG9000中CLKG的时钟端口用完时,可以通过配备从时钟板继续扩展机框。
S320的系统时钟板SCB可提供()个BITS时钟输入,6路8K线路时钟输入接口,5路可选支路时钟输入基准,并提供()路外时钟输出接口。
CLKG单板可以将时钟信号最多分发给()框。
BITS时钟包括和两种类型。()
楼综合定时供给系统(BITS)的定时基准有()传输方式
一个DTB单板可以提供()E1,为CLKG单板提供8K时钟参考。
时钟产生板CLKG(CLKG)提供以下功能。()
时钟同步基准来自Iu口的线路时钟或者GPS/BITS时钟,采用()方式