74系列TTL数字逻辑电路系国际上通用的标准电路。其中74LS××表示为()集成电路。
绘图题:如图E-11所示为锅炉炉膛熄火判别逻辑图,说明图中各逻辑门电路应为何种电路,并解释逻辑图的工作原理。https://assets.asklib.com/psource/2015063011580074945.jpg
某逻辑电路由一个功能块电路组成.整体电路的逻辑功能与这个功能块原来的逻辑功能()。
TTL逻辑门电路输入端可以悬空。
74系列TTL数字逻辑电路系国际上通用的标准电路。其中74F××表示为()集成电路。
TTL逻辑门电路输入端无电流流过。
三态门不是组合逻辑电路。
三态TTL门电路的第三种状态是()。
TTL逻辑门电路中只有三极管。
TTL逻辑门电路的高电平、低电平与CMOS逻辑门电路的高、低电平值是一样的。
由开关组成的逻辑电路如图所示,设开关A、B分别有如图所示为“0”和“1”两个状态,则电灯HL亮的逻辑式为()https://assets.asklib.com/images/image2/2017062617012038353.jpg
CMOS逻辑门是()极型逻辑门电路,而TTL逻辑门电路是()极型门电路
下图所示为某组合逻辑电路的输入A、B和输出Y的波形,该逻辑电路的逻辑式应为( )。ebe3a10c056aef4f8e7977d79e0fc99f.png
TTL集成逻辑门是指()-()逻辑电路。(4.0分)
TTL门组成的逻辑电路如图所示,A=1,C=1时,输出F为( )。3dbc684dd5e2044efa01ac9919c49dd5.png
逻辑电路如图1.13所示,TTL逻辑门电路的关门电阻R<sub>OFF</sub>=0.7kΩ,开门电阻R<sub>ON</sub>=2kΩ,在上拉电阻R<sub>U</sub>取值正常的情况下,输出端F的逻辑表达式为( )。
TTL逻辑电路如图1.13所示,输出F的高、低电平值约为( )。
TTL逻辑电路组成的同步时序电路如图11-66所示。(1)试分析图中虚线框内电路,画出Q1、Q2、Q3波形,并
在题图所示电路中,F与A、B的逻辑关系是()
比较简单门电路、TTL集成逻辑门电路、CMOS门电路的优缺点。
试用CMOS传输门设计一个CMOS三态输出的两输入端与非门,画出逻辑电路并列出其真值表。
题图11-25所示正弦稳态电路的工作角频率为1000rad/s,试设计一个LC匹配网络使负载ZL获得最大平均功率,并用计算机程序检验设计是否符合要求。
在TTL电路中,能实现“线与”逻辑的是()。
16、TTL电路中的三态门是在普通门的基础上附加控制电路实现的()