集成二--十进制计数器74LS90是()计数器。
74LS161是一个()个管脚的集成计数器,用它构成任意进制的计数器时,通常可采用()和反馈预置法。
利用一个74LS90可以构成一个十二进制的计数器。
用74LS161构成120进制的计数器,需要( )片能够实现。
1、74LS90里面有两个独立的计数器,一个是( )进制计数器,其时钟脉冲端为CP0,状态输出端为( );另一个是( )进制计数器,其时钟脉冲端为( ),状态输出端为Q3 Q2Q1。
下图中74HC138为三线-八线译码器,74HC161为十六进制计数器,74HC153为4选1数据选择器。当MN为01时,计数器74HC161输出构成的是十五进制的计数器
下图为两片74LS161构成的 (填数字)进制计数器。b7326f3cf05aac443e8be1fdddabce0e.png
用二进制计数器74LS161组成的计数器电路如图所示,该电路为( )。A十六进制计数器 B 十二进制计数器 C 十一进制计数器818ef05dedf7f07b2db3a887461218eb.png
3、74LS161连接的计数电路电路如图所示,计数电路的循环状态( ),该电路是( )进制计数器。aa8778d8797233c813a5f6ad607b4112.png
用同步十六进制计数器74HC161设计一个可变进制的计数器。要求在控制信号M=0时,为十二进制,在M=1时为十进制。请标明计数输入端和进位输出端。74HC161的框图和功能表见图T2.6和表T2.6。
用CT74LS161设计,置位型9进制计数器。置位输入端D<sub>3</sub>D<sub>2</sub>D<sub>1</sub>D<sub>0</sub>需置入()。
图P11.5所示电路是用CB7520和同步十六进制计数器74LS161组成的波形发生器电路.已知CB7520的,试
试用74LS161构成模168计数器,画出两种方案的逻辑电路并简单叙述其工作原理。
用74LS169中规模计数器构成可逆十进制计数器。加计数时,状态由0000递增到1001;减计数时,状态由1001递减到0000。外加的加/减控制信号为P,P=1时作加法,P=0时作减法。用一片74LS169和少量与非门完成这个设计,画出逻辑图。
中规模集成计数器74LS161的Vcc是第几引脚
【计算题】31、用74LS161设计一个十进制计数器,要求分别用反馈清零法和反馈置数法实现,采用反馈置数法时,数据端的数据为0110。
试用同步十进制加法计数器74LS160设计一个四十八进制计数器.74LS160的功能表如表6-4.
1、两片74LS161计数器级联后最大可组成()进制计数器
3、设计一个12进制计数器,需要几片74LS107?
单选题:用 74LS161 芯片采用进位输出置最小数法构成八进制计数器,预置输入端 D3D2D1D0应为()。 A. 0111 B. 1001 C. 1000 D. 1010
一个由 74LS192 , 74LS48 及共阴七段数码管构成的 10 进制计数、译码、显示电路,如果只显示 0 , 2 , 4 , 6 , 8 等 5 个数字,试分析可能是什么原因?
1、计数译码显示实验中,用同步置零法连线时,74LS161计数器预置数据输入端D~A正确的接线是 。
1、当74LS161工作在计数状态时,以CLK为输入、以QD为输出,实现的是:()
7、74LS161构成N进制的方法只有置数法。